1. Kondisi [back]
Kondisi yang digunakan pada modul ini adalah Percobaan 1 kondisi 6 yaitu merancang rangkaian Asynchronous
Binary Counter 4 bit dengan menggunakanJK Flip - Flop dan output seven segment.
2. Gambar Rangkaian Simulasi
[back]
gambar rangkaian simulasi
Setelah di jalankan:
3. Video Tutorial [back]
Rangkaian yang dibuat termasuk asynchronous counter,karena
disusun secara seri,disini digunakan 4 buah flipflop JK flipflop 74HC76, yang masing-masing bernilai 1 bit.4 buah
j-k flip flop. Masing masing kaki pada flip flop tersebut memiliki kegunaan
yaitu; kaki “S” untuk set, kaki “R” untuk reset, kaki “K” dan kaki “J”
berfungsi sebagai input, sedangkan dua kaki lainnya berfungsi sebagai output,saat
J dan K yang berlogika 1, maka JK flip - flop berada pada kondisi toggle, apabila
J dan K berlogika 1 dan kemudian diberi input clock naik, maka output pada Q
adalah logika yang berlawanan. Output logika yang berubah - ubah dan terjadi
secara kontinu akibat inputan clock pada JKFF pertama, akan menjadi input clock
pada JKFF kedua begit seterusnya. Untuk memproses kode biner tersebut maka
digunakan IC 74LS47 sebagai BCD dekoder, atau mengubah kode biner menjadi bentuk
sesuai yang dikodekan. Pada
komponen BCD memiliki beberapa kaki masukan data 4 bit yaitu A, B, C, D. dan
tujuh buah keluaran yaitu a, b, c, d, e, f dan g. kaki RBI sebagai masukan
control riple blanking input. Kaki LT berfungsi sebagai masukan control lamp
test. Dan kaki RBO sebagai masukan control blanking input atau sebagai
riple blanking output. Untuk mengoperasikan BCD agar menampilkan data decimal
yang benar maka LT dan RBO diberi logika tinggi kemudian A, B, C, D diberikan
sandi binary.LT berfungsi untuk mengetes penampil 7segment dan RBO sebagai
peniada data yang masuk dan memberikan tampilan blank pada penampil
7segment. Sealin itu jenis 7segment yang digunakan adalah the common anode yang
memiliki sebuah pin untuk masukan yang bersumber dari vcc. Selainitu terdapat
kaki a – g yang berfungsi sebagai masukan hasil pengkodean bilangan binary oleh
BCD yang akan ditampilkan oleh 7segmen
Jadi
generator signal akan membangkitkan gelombang digital. Gelombang digital ini
akan masuk ke komponen J-K flip flop. Digunakan 4 buah komponen J-K flip flop
untuk memberikan data 4 bit yang telah mengalami prosen sedemikian rupa pada
masing masing komponennya. Data 4 bit yang telah dihasilkan komponen flip flop
akan diteruskan menuju BCD tersebut .setelah itu Pada BCD data 4 bit tadi masuk ke kaki masing-masing yaitu
A, B, C, D dan pada BCD terjadi pengkodean sehingga data binary tadi dapat
dibaca oleh format 7segment. Setelah hasil pengkodean masuk ke komponen
7segment maka akan ditampilkan berapa nilai dari decimalnya dengan pembacaan
maksimal bernilai 9
File Html Download
File Simulasi Rangkaian Download
Video Tutorial Download
datasheet bcd desoder Download
Tidak ada komentar:
Posting Komentar